你的位置: 首页 > 公开课首页 > 职业素养 > 课程详情

details

CPLD/FPGA项目实战系列课程-软件无线电应用方向

暂无评价   
  • 开课时间:2007年09月21日 09:00 周五 已结束
  • 结束时间:2007年09月21日 17:00 周五
  • 课程时长:55小时
  • 招生进展:
  • 开课地点:成都市
  • 授课讲师: 待定
  • 课程编号:18729
  • 课程分类:职业素养拓展/其它
  •  
  • 收藏 人气:1091
你实际购买的价格
付款时最多可用0淘币抵扣0元现金
购买成功后,系统会给用户帐号返回的现金券
淘课价
3500
可用淘币
0
返现金券
待定

你还可以: 收藏

培训受众:

理工科类大专以上学历;喜欢并有志投身于IT事业;具备一定硬件知识;了解Verilog HDL硬件描述语言

课程收益:

通过本期培训使学员不但能够精通基于FPGA/CPLD的信号处理算法,而且能够掌握软件无线电的核心算法,利用FPGA开发设计高速数字化无线通信接收机和发射机,另外通过本期培训也可以开发设计手机、雷达、无线网络设备、无线遥感器、无线识别器、无线导航仪、无线光电设备等。

课程大纲:

第一篇软件无线电系统概述及仿真?(3学时)
1,软件无线电系统概述
2,软件无线电的三种结构形式
3,SystemView的设计方法和技巧
4,基于SystemView的无线通信系统仿真设计
第二篇基于FPGA/CPLD的数据采集系统工程应用与工程课题实训(5学时)
Nyquist采样以及可以实现频谱搬移的带通采样(欠采样)
如何通过带通采样实现下变频
在实时通信系统中如何选取适当的采样频率去除混叠信号
基于FPGA/CPLD的带通采样(欠采样)工程应用以及工程课题实训
第三篇基于FPGA/CPLD的数字滤波器工程应用与工程课题实训(8学时)
1,乘累加结构以及分布式算法的FIR数字滤波器
2,SystemView如何产生滤波器系数
3,MATLAB如何产生滤波器系数
4,基于FPGA/CPLD的FIR数字滤波器工程应用以及工程课题实训
5,基于FPGA/CPLD的高斯滤波器工程应用以及工程课题实训
第四篇基于FPGA/CPLD的数字上下变频工程应用与工程课题实训(8学时)
1,基于FPGA/CPLD的本地载波产生原理与工程应用
2,基于FPGA/CPLD的数字上变频原理与工程应用
3,基于FPGA/CPLD的数字下变频原理与工程应用
4,基于FPGA/CPLD的数字上下变频工程课题实训
第五篇基于FPGA/CPLD的数字调制解调工程应用与工程课题实训(8学时)
1,数字调制解调的基本原理、设计方法以及影响选择数字调制方式的因素
2,基于FPGA/CPLD的ASK调制解调工程应用以及工程课题实训
3,基于FPGA/CPLD的PSK调制解调工程应用以及工程课题实训
4,基于FPGA/CPLD的MSK调制解调工程应用以及工程课题实训
5,基于FPGA/CPLD的GMSK调制解调工程应用以及工程课题实训
第六篇基于FPGA/CPLD的多速率信号处理工程应用与工程课题实训(4学时)
1,多速率信号处理概述以及取样率变换性质
2,基于FPGA/CPLD的抽取工程应用以及工程课题实训
3,基于FPGA/CPLD的插值工程应用以及工程课题实训
第七篇基于FPGA/CPLD的同步技术工程应用与工程课题实训(9学时)
1,基于FPGA/CPLD的载波同步工程应用与工程课题实训
2,基于FPGA/CPLD的位(码元)同步工程应用与工程课题实训
3,基于FPGA/CPLD的帧同步工程应用与工程课题实训
第八篇项目实训(10学时)
项目名称:基于GMSK调制方式的高速数字化无线通信系统
核心技术:带通采样(欠采样)、数字下变频、GMSK调制解调、位(码元)同步、抽样判决、帧同步、数字上变频、带通滤波、高斯滤波、抽取、插值、低通滤波。(注:这些核心技术全部是通过软件编程的方式实现)
项目主要内容:
该通信系统有两部分组成,一部分为高速数字化无线通信发射机,一部分为高速数字化无线通信接收机。
在基于FPGA设计的高速数字化无线通信发射机中,信源码速率为100KHz,经过适当的编码后,通过插值、低通滤波,取样率变换后进行GMSK调制,然后再通过数字上变频将基带信号混频到中频信号,再经过带通滤波后送D/A转换器输出中频信号(或射频信号)。以上这些工作全部是在FPGA内通过
VerilogHDL编程实现。
在基于FPGA设计的高速数字化无线通信接收机中,A/D转换器前的中频信号(或射频信号)通过带通采样、带通滤波后发生频谱搬移,把信号搬移到一个新的中频信号,对此新中频信号进行数字下变频,混频后得到I、Q两路基带信号,然后进行GMSK解调,再通过抽取、低通滤波,实现取样率变换后通过位同步、抽样判决以及适当的解码,最终恢复出发射机中信源的原始码元。以上这些工作也全部是在FPGA内通过VerilogHDL编程实现。

本课程名称: CPLD/FPGA项目实战系列课程-软件无线电应用方向

查看更多:职业素养公开课

相关的最新课程
讲师动态评分 与同行相比

授课内容与课纲相符00%

讲师授课水平00%

服务态度00%